Процессор для ограниченного набора команд часть 1 (7) ( [Курсовая])
Категория реферата: Рефераты по информатике, программированию
Теги реферата: темы рефератов по информатике, реферат по информатике
Добавил(а) на сайт: Zhvanec.
Предыдущая страница реферата | 1 2 3 4 5 6 7 | Следующая страница реферата
|Операция |Формат |КОП |Описание |
|Сложение |RX |00000 |R1( (R1 ) + ОЗУ[Aисп] |
| | | |Аисп = (Rb)+(Rx)+D |
|Вычитание |RX |00001 |R1( (R1 ) + ( ОЗУ[Aисп]|
| | | | |
| | | |Аисп = (Rb)+(Rx)+D |
|Умножение |RX |00010 |R1( (R1 ) ( ОЗУ[Aисп] |
| | | |Аисп = (Rb)+(Rx)+D |
|И |RS |00100 |R1( (R1 ) ( ОЗУ [Adr] |
|ИЛИ |RS |00101 |R1( (R1 ) ( ОЗУ [Adr] |
|( |RS |00110 |R1( (R1 ) ( ОЗУ [Adr] |
|Запись |RS |01000 |ОЗУ [Adr]( (R1 ) |
|Загрузка |RS |01001 |R1( ОЗУ [Adr] |
|БПВ |S |01100 |СТЕК ( (СК) |
| | | |(СК)( адрес перехода |
|УП по флагу |S |01101 |(СК)( адрес перехода |
|ОСТАНОВ | |10000 |Останов системы |
4.4 Тип АЛУ – многофункциональное.
4.5 Ширина выборки из ОЗУ – 2 байта.
4.6 Емкость ОЗУ – 16 Мбайта
4.7 Используются 2 управляющих автомата – для АЛУ и для общего управления с программируемой логикой и с регулярной адресацией.
4.8 Критерий проектирования – максимальное быстродействие.
4.9 Требования к элементной базе – максимальная функциональная полнота.
Использование технологии ТТЛШ.
5. Требования к надежностным характеристикам t наработки на отказ( 1500ч.
1. АЛГОРИТМ РАБОТЫ ПРОЦЕССОРА
1. Выбор и обоснование алгоритма
Для удобства проектирования вычислительного устройства необходимо разработать алгоритм. Вычислительный процесс разбивается на шаги, каждый шаг изображается в виде блока, а весь вычислительный процесс в виде последовательности блоков. Исходя из заданного критерия проектирования выберем алгоритм работы процессора, при котором должно обеспечиваться максимальное быстродействие, следует отметить, что графическое изображение алгоритма должно точно и четко отображать вычислительный процесс, являясь наглядным способом документирования процесса описания решения задания с помощью процессора. Таким образом, при выполнении арифметических или логических операций, а также при использовании индексного АЛУ данные в регистры будут заноситься одновременно, это обеспечивается за счет наличия двух портов при обращении и при считывании из РОН. За счет такого фактора значительно повышается быстродействие работы процессора. Отметим также, так как при проектировании используются два управляющих автомата, то функционирование процессора будет приведено на двух схемах алгоритма- разделение для логических и арифметических операций выполняемых АЛУ и для остального функционирования
2. Техническое описание алгоритма
При начале функционирования процессора производится установка в
нулевое состояние счетчика стека – дно стека, установка счетчика команд в
начальное состояние равное 1610, т.е. первая команда будет выбрана из ОЗУ
по адресу 1610. На регистр адреса ОЗУ засылается значение адреса СТК и по
данному адресу выбирается и пересылается команда в старшие 16 разрядов
RGbuf, инкремент СТК (операторная вершина F12). После увеличения счетчика
команд идет проверка на максимальное значение, при максимуме выставляется
флажок и происходит переход на ОСТАНОВ. Далее производится довыборка
команды в младшие разряды аналогичным путем. Команда пересылается в RGK, происходит дешифрация команды и производится формирование исполнительного
адреса.
Команды формата RX.
Для формата RX проверяются на нуль поля Rb и Rx, в случае равенства
нулю на RGadr пересылается значение поля D (операторная вершина X15) и
А2исп будет сформирован.
В случае Rb =0, то на RG2IALU засылается операнд из РОН, адрес
которого указан по полю Rx в RGK (операторная вершина АB18), производится
сложение данного регистра и смещения D. При наличии переполнения
выставляется флажок и процессор переходит в режим ОСТАНОВ, иначе получаем
А2исп в RGadr.
В случае Rx =0, то на RG1IALU засылается операнд из РОН, адрес
которого указан по полю Rb в RGK (операторная вершина Y17), производится
сложение данного регистра и смещения D. При наличии переполнения
выставляется флажок и процессор переходит в режим ОСТАНОВ, иначе получаем
А2исп в RGadr.
В случае Rb(0 и Rx(0, то на RG1IALU заносится значение РОН, адрес которого берется из поля Rb, а на RG2IALU заносится значение РОН, адрес которого берется по полю Rx (операторная вершина M17). В RGadr суммируются содержимое регистров (операторная вершина M18) и при отсутствии переполнения происходит сложение полученной суммы со значением поля D, таким образом, получаем А2исп.
После формирования исполнительного адреса, данные для выполнения
операций выдаются на шины, а затем заносятся в соответствующие регистры АЛУ
(операторная вершина АE45), далее происходит дешифрация кода операции 3 и 4
бита для определения конкретного типа операции.
Операнды представлены в дополнительном коде.
Сложение.
Выполняется сложение содержимого регистров АЛУ с записью результата в RGres. При наличии переполнения выставляется соответствующий флажок в RGf и процессор переходи в режим ОСТАНОВ. При отсутствии переполнения выставляется флажок, говорящий о положительном или отрицательном значении данных, а также проверяется условие на нулевой результат (операторная вершина E19) с выставлением соответствующего флажка. После этого результат выдается на шину и затем заносится в соответствующий РОН (операторная вершина D22).
Вычитание.
Операция вычитание заменяется операцией сложения, однако, второе
слагаемое инвертируется, а на сумматор подается входной перенос
(операторная вершина K11). Так как операция сводится к сложению, дальнейшие действия повторяются в порядке указанном выше начиная с проверки
на переполнение.
Рекомендуем скачать другие рефераты по теме: контрольная работа 8, дитя рассказ.
Предыдущая страница реферата | 1 2 3 4 5 6 7 | Следующая страница реферата