Устройство и назначение системы BIOS ЭВМ
Категория реферата: Рефераты по информатике, программированию
Теги реферата: шпоры по гражданскому, рефераты
Добавил(а) на сайт: Romanenko.
Предыдущая страница реферата | 10 11 12 13 14 15 16 17 18 19 20 | Следующая страница реферата
SDRAM Bank Interleave (Чередование банка данных SDRAM)
Опции: 2-Bank, 4-Bank, Disabled
Данная характеристика позволяет вам установить режим interleave(чередование) интерфейса SDRAM. Чередование позволяет банкам
SDRAM чередовать их циклы обновления и доступа. Один банк проходит цикл обновления в то время как другой находится в стадии обращения к нему. Это улучшает производительность SDRAM путем маскирования
(masking) времени обновления каждого банка. Более внимательное рассмотрение чередования покажет, что с упорядочиванием циклов обновления всех банков SDRAM проявляется эффект схожий с конвейерным эффектом.
Если в системе 4 банка, то CPU может в идеале посылать один запрос данных к каждому из банков SDRAM последовательными периодами синхроимпульсов (consecutive clock cycles). Это значит, что в первом периоде CPU пошлет один адрес к Bank 0 и затем пошлет следующий адрес к Bank 1 во втором периоде, перед тем как пошлет третий и четвертый адреса к Banks 2 и 3 в третьем и четвертом периодах соответственно.
Такая последовательность будет иметь примерно следующий вид:
1. CPU посылает адрес #0 к Bank 0
2. CPU посылает адрес #1 в Bank 1 и получает данные #0 из Bank 0
3. CPU посылает адрес #2 в Bank 2 и получает данные #1 из Bank 1
4. CPU посылает адрес #3 в Bank 3 и получает данные #2 из Bank 2
5. CPU получает данные #3 из Bank 3
В результате, данные из всех четырех запросов последовательно поступят от SDRAM без задержек между ними. Но, если чередование не было активизировано, та же самая 4-х адресная транзакция примет следующий вид:
6. SDRAM refreshes (SDRAM обновляется)
7. CPU sends address #0 to SDRAM (CPU посылает адрес #0 в SDRAM)
8. CPU receives data #0 from SDRAM (CPU получает данные #0 из
SDRAM)
9. SDRAM refreshes (SDRAM обновляется)
10. CPU sends address #1 to SDRAM (CPU посылает адрес #1 в SDRAM)
11. CPU receives data #1 from SDRAM (CPU получает данные #1 из
SDRAM)
12. SDRAM refreshes (SDRAM обновляется)
13. CPU sends address #2 to SDRAM (CPU посылает адрес #2 в SDRAM)
14. CPU receives data #2 from SDRAM (CPU получает данные #2 из
SDRAM)
Рекомендуем скачать другие рефераты по теме: сочинение по русскому, требования к реферату реферат на тему украина.
Предыдущая страница реферата | 10 11 12 13 14 15 16 17 18 19 20 | Следующая страница реферата