Разработка цифрового таймера
Категория реферата: Рефераты по радиоэлектронике
Теги реферата: диплом, понятие культуры
Добавил(а) на сайт: Kosinov.
Предыдущая страница реферата | 1 2 3 4 5 6 7 | Следующая страница реферата
2. выключает исполнительное устройство после окончания выдержки
3. отключает исполнительное устройство при нажатии на клавишу «Сброс»
4. воспринимает нажатие на клавишу «Пуск» и подает сигнал управления на устройство блокировки.
Принципиальная схема этого блока приведена на рис.
[pic]
Рис.
На триггере DD1 построено устройство управления схемой блокировки. Вход D триггера подключается к третьему разряду CH. После четырех нажатий клавиш
сюда подается логический ноль, разрешающий запуск отсчета времени. К входу
С подключается клавиша «Пуск» клавиатуры. Когда эта клавиша не нажата, на С
установлен логический ноль благодаря резистору R1. При нажатии на клавишу
«Пуск» перепад 0–1 на входе С разрешает запись информации (нуля) на выход
триггера и, следовательно разрешает прохождение импульсов делителя частоты
к СВВ.
Вход S подключается схеме обнуления параллельно входу обнуления СН. На
элементах DD1 – DD5 собрано устройство контроля, управляющее нагрузкой.
После включения устройства в сеть или нажатия на клавишу «Сброс» триггер
DD5 устанавливается в нулевое состояние. На вход D при этом подается
логическая единица. Эта единица также устанавливается и на одном из входов
элемента DD2, выполняющего в данном случае электронного ключа. После
разблокирования схемы блокировки первый перепад 0–1 появившийся на ее
выходе, пройдет через элементы DD2, DD3 и диод VD2 на вход с триггера.
Триггер переключится в единичное состояние и подаст логическую единицу на
исполнительное устройство. Логический ноль с его инверсного выхода поступит
на DD2 и запретит прохождение через него следующих импульсов. В этом
состоянии устройство будет находится до окончания счета, либо до нажатия на
клавишу “Сброс”. По окончании счета логический ноль с соответствующего
выхода СВВ поступит на входы элемента DD4, играющего роль инвертора, и
далее через VD1, на вход С триггера. Логический ноль со входа D перепишется
на выход триггера и отключит исполнительное устройство. Элементы VD1, VD2 и
R2 представляют собой простейший логический элемент ИЛИ. Их применение
позволило отказаться от микросхемы с элементами ИЛИ и обойтись имеющимися
лишними элементами микросхемы К555ЛАЗ. Сопротивление резистора R2 подобрано
экспериментально и равняется 2,7 кОм.
Характеристики использованных микросхем К555ТМ2 и К555ЛА3 приведены выше.
Генераторное оборудование
________________________________________________________________
1) Тактовый генератор
Тактовый генератор является одним из основных элементов цифрового таймера.
От точности установки частоты этого генератора зависит точность интервала
выдержки.
В цифровых таймерах применяют, как правило, высокостабильные кварцевые
генераторы, которые устанавливают в специальные термостатирующие
устройства, поддерживающие постоянную температуру окружающей среды.
Точность воспроизведения заданного временного интервала зависит также от
частоты генератора. Чем она больше, тем больше коэффициент деления делителя
частоты, и следовательно, тем больше делится значение погрешности установки
частоты.
Кварцевые генераторы можно классифицировать по различным признакам.
1. По способам повышения стабильности частоты:
- Простой без дополнительных элементов, предназначенных для улучшения
каких либо его параметров.
- Термокомпенсированный кварцевый генератор, отклонение частоты которого
уменьшается с помощью специальной электрической цепи.
- Термостатированные кварцевые генераторы, элементы электрической цепи
которого полностью или частично помещены в термостат для уменьшения влияния
окружающей среды.
2.По допустимой нестабильности частоты КГ можно разделить на 7 групп:
- менее 0,001*10-6
- (0,001…0,01)*10-6
- (0,01…0,1) *10-6
- (0,1…1) *10-6
- (1…10) *10-6
- (10…100) *10-6
Внутри каждой группы стабильности могут быть различными. Целесообразно
для унификации требований выбирать нестабильности по следующему ряду в
одной группе: ±1; ±1,5; ±2; ±2,5; ±3; ±5; ±7,5 и ±10.
Обычно в кварцевых генераторах за классификационную стабильность принимают температурную стабильность частоты в рабочем интервале температур.
3.По диапазону частот:
- низкочастотные (1 —1000 кГц);
- среднечастотные (1—30 МГц);
- высокочастотные (выше 30 МГц).
4. Элементной базе и способам конструирования:
- на дискретных элементах;
- гибридные с резонатором;
- гибридные с пьезоэлементом;
- интегральные с пьезоэлементом;
- интегральные на пьезоэлементе
Поскольку конструирование кварцевых генераторов сложно и дорого, в макете
таймера был использован простой RC генератор на логических элементах
микросхемы К555ЛА3.
Принципиальная схема этого генератора приведена на рис.
Сам генератор собран на элементах DD1-DD3. Он представляет собой обычный несимметричный мультивибратор. Частота выходных импульсов зависит от значений элементов C1, R1, R2 и вычисляется по формуле
F = 1/(3*(R1+R2)*C1)
Элемент DD4 используется в качестве буфера. Он предотвращает влияние нагрузки генератора на частоту.
2) Делитель частоты.
Делитель частоты предназначен для получения длительностей импульсов
большей, чем длительность импульсов, вырабатываемых генератором. Он
позволяет применять генераторы импульсов высокой частоты и тем самым
значительно упрощает построение последних. К тому же применение делителя
позволяет повысить точность воспроизведения заданного временного интервала, т.к. относительная погрешность установим частоты тактового генератора
делится на коэффициент деления делителя К, т.е. уменьшается в К раз. Как
было сказано в предыдущей главе, при построении макета использовался
простейший тактовый генератор на частоту порядка 10Гц. Это позволило также
упростить и делитель частоты применив в нем всего одну микросхему –
двоично–десятичный счетчик К555ИЕ6.
Принципиальная схема делителя представлена на рис.
Рекомендуем скачать другие рефераты по теме: диплом о высшем образовании, реферат на тему характеристика, сочинение на тему онегин.
Предыдущая страница реферата | 1 2 3 4 5 6 7 | Следующая страница реферата