Разработка микропроцессорного устройства цифрового фильтра
Категория реферата: Рефераты по радиоэлектронике
Теги реферата: quality assurance design patterns системный анализ, доклад на тему россия
Добавил(а) на сайт: Конев.
Предыдущая страница реферата | 1 2 3 4 5 6 7 8 9 | Следующая страница реферата
Процессоры старших поколений одного семейства наследует основные
архитектурные особенности и совместимы “снизу вверх” по системе команд
(чего нельзя сказать о процессорах, входящих в разные семейства).
Перечислим некоторые микропроцессоры, оптимально подходящие для нашей системы.
1.Микропроцессоры семейства TMS320C1x
Первый процесор семейства – TMS320C10 был выпущен в 1982г. и благодаря ряду удачных технических решений получил широкую распространенность.
В основу микропроцессоров данного семейства положена модифицированная
Гарвардская архитектура, отличием которой от традиционной Гарвардской
архитектуры является возможность обмена данными между памятью программ и
памятью данных, что повышает гибкость устройства.
TMS320C10 является 16-разрядным процессором. Его адресное пространство составляет 4K 16-разрядных слов памяти данных. Длительность такта процессора составляет 160-200 нс.
Арифметические функции в процессоре реализованы аппаратно. Он имеет аппаратные умножители, устройство сдвига, аппаратную поддержку автоинкремента/декремента адресных регистров данных.
С внешними устройствами процессор взаимодействует через 8 16-разрядных портов ввода/вывода. Предусмотрена возможность внешнего прерывания.
Остальные микропроцессоры данного семейства имеют аналогичную архитектуру и отличаются длительностью командного такта, конфигурацией памяти, наличием (или отсутствием) дополнительных периферийных устройств.
2.Микропроцессоры семейства TMS320C2x.
Микропроцессоры семейства TMS320C2x имеют анлогичную архитектуру, но обладают повышенной производительностью и более широкими функциональными возможностями. Все процессоры семейства поколения могут использовать по 64K слов памяти программ и данных, имеют 16 16-разрядных портов ввода/вывода и последовательный порт.
Процессоры семейства TMS320C2x имеют возможность использования внешнего контроллера ПДП. Умножитель микропроцессоров, помимо операций умножения, позволяет выполнять за один такт возведение в квадрат. В процессоры включена аппаратная поддержка кратного выполнения команды, реализован режим двоичной инверсно-косвенной адресации, предназначенный для эффективной реализации быстрого преобразования Фурье.
2.4 ОБОСНОВАНИЕ ВЫБРАННОГО ВАРИАНТА
После длительного обзора микропроцесорных устройств, возникла задача выбора наиболее подходящего микропроцессора. Решение данной задачи было найдено при рассмотрении микропроцессоров компании Microchip. Для реализации проекта было принято решение использовать микропроцессор компании Microchip PIC16C711. Приведем преимущества использования данного микропроцессора в курсовой работе, а также общие его характеристики.
PIC16C711 это дешевый, высокопроизводительный, изготовленный по КМОП
технологии 8-битный микроконтроллер. В основу процессора положена RISC
архитектура, он имеет улучшенные характеристики ядра, внутренние и внешние
прерывания. Устройство имеет два двунаправленных порта ввода/вывода, один
из которых может быть использован как вход для аналого-цифрового
преобразования, другой - как выход для ЦАП. Тактовая частота составляет
20MHz.
На рисунке 2.1 представлена структурная схема PIC16C711. Перечислим основные элементы схемы: АЛУ (ALU), где выполняются простейшие арифметические операции, а также логические операции; аккумулятор (W), где хранятся данные результатов вычислений; регистр состояния, в котором хранятся флаги результатов операций, а также биты выбора банка памяти; регистр косвенной адресации (FSR), через который непрямым образом можно обращаться к ОЗУ; память (RAM), организованная 8-битными специальными регистрами и регистрами общего назначения, рабочая область пользователя составляет 68x8; 13-битный счетчик команд (Program Counter), младшие 8 бит приходят из регистра PCL, старшие 5 из регистра PCLATH; ППЗУ (EPROM), составляет 1K 14- битных ячеек памяти; стек 8-ми уровневый, длина слова 13- бит, во время прерывания содержимое счетчика команд сохраняется в стек автоматически; два двунаправленных 8-битных порта А и В; 4-х канальный 8- битный АЦП (A/D); счетчик Timer0.
[pic]
Рис. 2.1 – Структурная схема PIC16C711
К сожалению устройство не имеет внутреннего ЦАП. ЦАП будет внешним, его вход будет подсоединен к порту В. Применение внешнего ЦАП не ухудшит работу цифрового фильтра и не усложнит его структуру, так как ЦАП не нужно синхронизировать с временем выполнения программы, в отличие от АЦП.
Выбранный вариант технического решения полностью удовлетворяет
техническому заданию. Микроконтроллер + внешний ЦАП позволяют создать
гибкую, высокопроизводительную систему, удовлетворяющую требованиям
микроминиатюрности, быстродействия, качества и простоты исполнения.
Сравнивая данный микроконтроллер с большинством современных
микроконтроллеров, можно сказать, что он обладает сравнительно низкой
стоимостью и доступностью на рынке Украины. В современных системах
обработки сигналов требуется высокая разрядность шины данных и АЦП для
увеличения точности вычислений, также для этих целей необходимо, чтобы АЛУ
могло вычислять операции с плавающей точкой. Выбранный микроконтроллер не
имеет данных свойств, но он благодаря своему быстродействию и гибкости
может вполне справиться с целью, поставленной в техническом задании на
курсовой проект.
Архитектура процессора построена таким образом, что он способен выполнять команду за один цикл, кроме операций условных и безусловных переходов. Это означает, что время выполнения программы будет небольшим, и частота дискретизации АЦП будет удовлетворять условию обработки сигналов качественной телефонии. Ассемблер очень простой: пользователю необходимо выучить 35 команд. Последнее достоинство позволяет снизить время на подготовку к выполнению проекта.
3 СИНТЕЗ ПРОЕКТИРУЕМОГО УСТРОЙСТВА
Структурная схема типа реализации ЦФ приведена на рис.3.1. Параметры звеньев ЦФ следующие : параметры звена [pic]: [pic]; параметры звена [pic]: [pic]; параметры звена [pic]: [pic].
[pic]
Рис. 3.1 – Структурная схема цифрового фильтра
Рекомендуем скачать другие рефераты по теме: шпаргалки по математике, сочинение по русскому, индия реферат.
Предыдущая страница реферата | 1 2 3 4 5 6 7 8 9 | Следующая страница реферата