Разработка микропроцессорной системы
Категория реферата: Рефераты по радиоэлектронике
Теги реферата: биология 6 класс сонин, изложение гиа
Добавил(а) на сайт: Jugancev.
Предыдущая страница реферата | 1 2 3 4 | Следующая страница реферата
Вариант № ………………………………………………………… 50
Конфигурация МПС ……………………………………………… min
Емкость ОЗУ (Кбит) ……………………………………………… 256
Емкость ПЗУ (Кбит) ……………………………………………… 64
Организация микросхем ОЗУ …………………………………… 32Kx4
Организация микросхем ПЗУ …………………………………… 8Kx1
Способ обращения к портам ввода/вывода …………………….. СК
Способ организации ввода/вывода ……………………………… РПР
Порт ввода:
Тип ……………………………………………………………… пар.
Адрес …………………………………………………………… 02h
Порт вывода:
Тип ……………………………………………………………… посл.
Адрес …………………………………………………………… 52h
Пояснение: min – минимальная конфигурация системы; max – максимальная конфигурация системы;
СК – обращение к портам ввода/вывода с помощью специальных команд;
РПР - ввод/вывод информации в режиме прерывания; пар. – параллельный порт; посл. – последовательный порт.
2. Разработка структурной схемы микропроцессорной системы.
В данной работе разрабатывается микропроцессорная система с минимальной
конфигурацией, что предполагает использование управляющих сигналов, формируемых непосредственно на выводах микропроцессора Intel 8086.
Структурная схема системы представлена на рисунке 1.
Микропроцессорная система состоит из десяти основных узлов:
• Тактовый генератор G;
• Микропроцессор CPU;
• Буферный регистр RG;
• Шинный формирователь;
• Контроллер прерываний IC;
• Модуль памяти;
• Модуль ввода/вывода;
• Шина адреса ША;
• Шина данных ШД;
• Шина управления ШУ.
Тактовый генератор служит для генерации тактирующего сигнала
обеспечивающего синхронизацию работы микропроцессора и микропроцессорной
системы в целом. Так же формирует сигнала “ready” служащий для индикации
момента когда установились частота генерируемого сигнала, и сигнала “reset”
служащего для сброса микропроцессора и других элементов системы.
Микропроцессор обеспечивает выполнение программы хранящейся модуле
памяти, формирует адреса и сигналы управления для обращения к определенным
ячейкам памяти модуля памяти, и отдельным элементам системы, таким как
порты ввода/вывода, контроллер прерываний. Ниже поясняется назначение этих
сигналов:
A/D (15-0) – адрес ячейки памяти, порта ввода/вывода, или контроллера прерываний;
STB – выход строба адреса. Служит сигналом разрешения передачи адреса для буферного регистра.
OP/IP – сигнал для шинного формирователя, служащий для указания направления передачи данных (в CPU/ от CPU).
DE – сигнал активизации шины данных. Низкий уровень подключает микропроцессор к шине данных, высокий уровень переводит выходы шинного формирователя в высокоимпедансное состояние.
INTA – выход сигнала подтверждения прерывания. Низкий уровень стробирует ввод в микропроцессор информации из источника, вызвавшего прерывание.
M/IO – сигнал служащий для различения обращения к модулю памяти или модулю ввода/вывода.
R – сигнал стробирующий чтение данных из модуля памяти или модуля ввода/вывода.
W – сигнал стробирующий запись данных в модуль памяти или модуль ввода/вывода.
INT – сигнал запроса прерывания. Передается от контроллера прерываний в микропроцессор при необходимости прервать выполнение текущей задачи, и перейти к обработке прерывания.
Буферный регистр служит для удержания адреса на шине адреса
(буферизация), в течении некоторого времени определяемого сигналом STB.
Так же служит для усиления сигналов A/D (15-0).
Шинный формирователь служит для коммутации микропроцессора с шиной данных, выбора направления передачи данных, усиления сигнала выдаваемого микропроцессором на шину.
Контроллер прерываний обеспечивает согласование сигналов запроса прерывания, поступающих от модуля ввода/вывода с процессором.
Модуль памяти обеспечивает запись, чтение, хранение данных. Хранит программу необходимую для работы процессора.
Модуль ввода/вывода обеспечивает обмен данными между микропроцессорной системой и подключаемыми к ней внешними устройствами.
Шина адреса шестнадцати разрядная шина, служащая для передачи адреса ячейки памяти при обращении к модулю памяти, адреса порта при обращении к портам ввода/вывода, или адреса контроллера прерываний при обмене данными между контроллером прерываний и процессором.
Рекомендуем скачать другие рефераты по теме: конспекты статей, реферат на тему рынок, quality assurance design patterns системный анализ.
Предыдущая страница реферата | 1 2 3 4 | Следующая страница реферата